Mensagem de notícias da Gate, 16 de abril — A AnalogBits, uma subsidiária da casa de design sul-coreana SeemiFive, vai apresentar soluções de propriedade intelectual (IP) de gestão de energia da próxima geração (IP) baseadas no processo avançado N2P (de 2 nanómetros) da TSMC no Simpósio de Tecnologia TSMC 2026, a 22 de abril, em Santa Clara, Califórnia. O anúncio foi feito a 15 de abril.
As soluções agora reveladas incluem um regulador integrado On-die LDO (regulador de baixa queda) com deteção de falhas e deteção de descida de tensão, sensores PVT sem pinos e um PLL (phase-locked loop) de baixo consumo, que oferece monitorização de potência em tempo real. O sensor PVT sem pinos, apresentado pela primeira vez, alcança uma elevada exatidão de ±3,5°C, enquanto o PLL de baixo consumo fornece um consumo de energia ultra-baixo de 0,5 microwatts por MHz.
O novo IP da AnalogBits endereça desafios técnicos enfrentados por sistemas de IA de vários quilowatts e de computação de alto desempenho (HPC), que lutam com problemas de densidade de potência, gestão térmica e variabilidade de desempenho. As soluções permitem otimização de potência-desempenho-área (PPA) e gestão inteligente da energia on-chip em SoCs avançados. A empresa, que já forneceu milhares de milhões de núcleos de IP ao longo de processos de 0,35 micrómetros a 2 nanómetros, pretende participar em simposiões tecnológicos subsequentes da TSMC em Taiwan, Europa, China e Japão para expandir o envolvimento com clientes a nível global.