ข้อความข่าว Gate News วันที่ 16 เมษายน — AnalogBits ซึ่งเป็นบริษัทย่อยของสตูดิโอ/บริษัทออกแบบของเกาหลีใต้ SeemiFive จะนำเสนอโซลูชันทรัพย์สินทางปัญญาด้านการจัดการพลังงานรุ่นถัดไป (IP) โดยอาศัยกระบวนการขั้นสูง N2P (2 นาโนเมตร) ของ TSMC ในงาน TSMC 2026 Technology Symposium วันที่ 22 เมษายน ที่เมืองซานตา คลารา รัฐแคลิฟอร์เนีย การประกาศดังกล่าวมีขึ้นเมื่อวันที่ 15 เมษายน
โซลูชันที่เปิดตัวใหม่ประกอบด้วย Integrated On-die LDO (ตัวควบคุมแรงดันชนิดค้างแรงดันต่ำ) พร้อมระบบตรวจจับกลิชและการตรวจจับแรงดันตก การตรวจวัด PVT แบบไม่ต้องใช้ขา และ PLL (phase-locked loop) ที่ใช้พลังงานต่ำพร้อมการตรวจสอบกำลังไฟแบบเรียลไทม์ เซนเซอร์ PVT แบบไม่ต้องใช้ขาที่เปิดตัวเป็นครั้งแรก สามารถทำได้ความแม่นยำสูงที่ ±3.5°C ในขณะที่ PLL ที่ใช้พลังงานต่ำให้การใช้พลังงานต่ำมากที่ 0.5 ไมโครวัตต์ต่อ MHz
IP ใหม่ของ AnalogBits ระบุถึงความท้าทางด้านเทคนิคที่เผชิญกับระบบ AI และการประมวลผลสมรรถนะสูง (HPC) หลายกิโลวัตต์ ซึ่งประสบปัญหาเรื่องความหนาแน่นของพลังงาน การจัดการความร้อน และความแปรปรวนของสมรรถนะ โซลูชันเหล่านี้ช่วยให้มีการปรับแต่งความเหมาะสมด้านกำลัง-ประสิทธิภาพ-พื้นที่ (PPA) และการจัดการพลังงานบนชิปอย่างชาญฉลาดบน SoC รุ่นใหม่ บริษัทซึ่งส่งมอบคอร์ IP ไปแล้วหลายพันล้านคอร์ในกระบวนการตั้งแต่ 0.35 ไมโครเมตรถึง 2 นาโนเมตร วางแผนที่จะเข้าร่วมการสัมมนาด้านเทคโนโลยีของ TSMC ในรอบถัดไปที่ไต้หวัน ยุโรป จีน และญี่ปุ่น เพื่อขยายการมีส่วนร่วมกับลูกค้าทั่วโลก